注册 | 登录读书好,好读书,读好书!
读书网-DuShu.com
当前位置: 首页出版图书科学技术计算机/网络计算机科学理论与基础知识PLD逻辑设计实务

PLD逻辑设计实务

PLD逻辑设计实务

定 价:¥24.00

作 者: 邱耀煌编著
出版社: 清华大学出版社
丛编项: 工控与电子精品系列图书
标 签: 暂缺

购买这本书可以去


ISBN: 9787302049654 出版时间: 2002-01-01 包装: 平装
开本: 26cm 页数: 255页 字数:  

内容简介

  PLD是一种可由使用者自行设置的逻辑器件,内部包含了组合逻辑电路和时序逻辑电路,使用者通过布尔代数法、真值表法或状态图法等,即可设置完成一片PLD以实现组合逻辑和时序逻辑电路功能。本书结合详细实例着重介绍了PEEL和PAL(GAL)这两种PLD。介绍PEEL器件,使用PLACE软件,可用布尔代数法或真值表法描述组合逻辑电路,用布尔代数法、真值表法或状态图法描述时序逻辑电路;介绍PAL(GAL)器件,使用PALASM软件,可用布尔代数法描述组合逻辑电路,用布尔代数法或状态图法描述时序逻辑电路。本书可以作为从事PLD研究、开发的人员学习的工具用书,同时也是相关专业高年级学生学习PLD的参考用书。

作者简介

暂缺《PLD逻辑设计实务》作者简介

图书目录

第1章 PEEL器件
1-1 PEEL的结构
1-2 输入引脚设置及输出引脚
1-3 输出缓冲器
1-4 宏结构的设计
1-5 输出缓冲器设计
第2章 PLACE软件
2-1 PLACE软件的安装及使用
2-2 开始使用程序
2-3 File功能
2-4 Options功能
2-5 Operation功能
2-6 Operation功能的Design子功能
2-6-1 Design画面在Edit Arch状态
2-6-2 Design画面Select Sum Equ状态
2-7 Operation功能的Compile子功能
2-8 Operation功能的Simulate子功能
2-9 仿真波形的编辑
2-9-1 编辑注解栏
2-9-2 编辑一般引脚栏
第3章 组合逻辑电路设计(布尔代数法)
范例一 基本逻辑门
范例二 表决器电路
范例三 3-8译码器电路
范例四 1 BIT加法器
范例五 3-8译码器电路(低电平动作)
范例六 8-1多任务器电路
范例七 1-8解多任务器电路
范例八 3-8译码器与8-3编码器电路
第4章 组合逻辑电路设计(其值表法)
范例一 3-8译码器电路
范例二 BCD-7SEG转换电路
范例三 DEFINE的使用方法
范例四 BCD-7SEG转换电路(2)
范例五 3BIT和3BIT比较器电路
范例六 1的补码和2的补码电路
第5章 时序逻辑电路
5-1 状态图法
范例一 LATCH电路
范例二 3BIT加计数器电路
范例三 3BIT加/减计数器
范例四 具有预置、设定和清除功能的3BIT计数器
范例五 3BIT加计数器电路(状态图法)
范例六 时序逻辑电路应用(状态图法)
范例七 移位寄存器电路
范例八 具有预置、左移、右移功能的移位寄存器电路
范例九 跑马灯电路(状态图法)
范例十 一位数BCD计数器电路
范例十一 两位数BCD计数器电路
范例十二 五个一数计数器电路
范例十三 宏计数函数使用(1)
范例十四 宏计数函数使用(2)
范例十五 红绿灯电路
第6章 用PEEL实现一些自测题目
6-1 检修卡
范例一 单只LED左移
范例二 两只LED左移
范例三 LED向左逐一点亮
范例四 LED由中间向左右两侧依次点亮
范例五 LED由中间向左右两侧依次点亮
第7章 PALASM 4.0
7-1 PALASM的使用
7-2 用正逻辑实现加法器
7-3 用负逻辑实现加法器
7-4 输出缓冲器
7-5 用布尔代数实现2BIT计数器(正逻辑)
7-6 用布尔代数实现2BIT计数器(负逻辑)
7-7 用状态图法实现2BIT计数器
第8章 用PAL(GAL)实现一些自测题目
8-1检修卡
范例一 单只LED左移
范例二 两只LED左移
范例三 LED向左逐一点亮
范例四 LED由中间向左右两侧依次点亮
范例五 LED由中间向左右两侧依次点亮

本目录推荐