第1章 数制和编码
1.1 数制
1.1.1 二进制
1.1.2 八进制
1.1.3 十六进制
1.1.4 二进制与八进制、十六进制之间的转换
1.1.5 二进制与十进制之间的转换
1.2 编码
1.2.1 带符号的二进制数的编码
1.2.2 带小数点的数的编码
1.2.3 十进制数的二进制编码
1.2.4 格雷码
1.2.5 字符编码
习题
第2章 逻辑代数及逻辑函数的化简
2.1 逻辑代数的基本原理
2.1.1 逻辑代数的基本运算
2.1.2 逻辑代数的基本公式、规则、附加公式
2.1.3 基本逻辑电路
2.2 逻辑函数的化简
2.2.1 公式法化简逻辑函数
2.2.2 图解法化简逻辑函数
2.2.3 单输出逻辑函数的表格法化简
2.2.4 多输出逻辑函数的表格法化简
2.2.5 包含任意项的逻辑函数的化简
2.2.6 不同形式逻辑函数的变换及化简
习题
第3章 集成门电路与触发器
3.1 集成逻辑电路的分类
3.2 正逻辑和负逻辑的概念
3.3 TTL门电路
3.3.1 “与非”门
3.3.2 “与或非”门
3.3.3 “与”门
3.3.4 “异或”门和“异或非”门
3.3.5 三态门
3.4 触发器
3.4.1 基本R-S触发器
3.4.2 电位触发方式的触发器
3.4.3 边沿触发方式的触发器
3.4.4 比较电位触发器和边沿触发器
3.4.5 主-从触发方式的触发器
3.5 触发器的开关特性及时钟偏移
3.6 TTL系列
习题
第4章 组合逻辑电路
4.1 译码器
4.1.1 变量译码器
4.1.2 码制变换译码器
4.1.3 显示译码器
4.2 数据选择器
4.2.1 原理
4.2.2 常见的数据选择器
4.2.3 数据选择器的应用
4.3 编码器
4.4 数字比较器
4.4.1 并行比较器的原理
4.4.2 分段比较的原理
4.5 算术逻辑运算单元
4.5.1 一位加法器
4.5.2 4位串行进位加法器
4.5.3 4位并行进位加法器
4.5.4 16位并行进位加法器
4.5.5 算术逻辑运算单元
4.5.6 超前进位扩展器
4.6 奇偶检测电路
4.6.1 原理
4.6.2 奇偶检测电路
4.6.3 奇偶检测电路的应用和扩展
4.7 组合逻辑电路中的竞争和险象
4.8 集成化组合逻辑电路的开关参数
4.8.1 译码器的开关参数
4.8.2 数据选择器的开关参数
4.8.3 算术逻辑运算单元的开关参数
4.9 组合逻辑电路的测试
习题
第5章 同步时序电路
5.1 同步时序电路的结构
5.2 激励表、状态表及状态图
5.3 同步时序电路的分析
5.4 同步时序电路的设计
5.4.1 原始状态表的构成
5.4.2 状态表的简化
5.4.3 状态分配、求激励函数与输出函数
5.4.4 不完全确定状态的同步时序电路的设计
5.4.5 设计举例
5.5 集成化的同步时序电路
5.5.1 寄存器
5.5.2 移位寄存器
5.5.3 寄存器和移位寄存器的应用
5.5.4 同步计数器
5.6 同步时序电路的测试
习题
第6章 异步时序电路
6.1 脉冲异步电路
6.1.1 脉冲异步电路的分析与设计
6.1.2 集成化的脉冲异步电路
6.2 电位异步电路
6.2.1 电位异步电路的分析
6.2.2 电位异步电路的设计
6.3 异步时序电路的竞争与冒险现象一
6.3.1 竞争现象
6.3.2 冒险现象
习题
第7章 可编程逻辑电路
7.1 只读存储器
7.2 可编程序逻辑阵列
7.3 可编程序阵列逻辑
7.4 通用阵列逻辑
7.5 可编程门阵列
习题
参考文献