第一章 MCS—51系列单片机的基本硬件结构
1. 1 MCS—51单片机概貌
1. 2 MCS—51单片机的主要性能特点
1. 3 8051的内部总体结构
1. 4 8051的引脚描述
1. 5 存贮器配置
1. 5. 1 程序存贮器
1. 5. 2 内部数据存贮器
1. 5. 3 专用寄存器
1. 5. 4 外部数据存贮器
1. 6 振荡器. 时钟电路和CPU时序
1. 7 输入/输出端口
1. 7. 1 P0口
1. 7. 2 P1口
1. 7. 3 P2口
1. 7. 4 P3口
1. 7. 5 端口的负载能力及接口要求
1. 8 定时器/计数器
1. 8. 1 定时器/计数器0和1
1. 8. 2 定时器/计数器0和1的控制和状态寄存器
1. 8. 3 定时器/计数器2
1. 9 串行接口
1. 9. 1 数据缓冲寄存器SBUF
1. 9. 2 串行口控制寄存器SCON
1. 9. 3 模式0
1. 9. 4 模式1
1. 9. 5 模式2和3
1. 9. 6 多处理机通信
1. 9. 7 串行帧
1. 9. 8 波特率
1. 10 中断
1. 10. 1 中断允许寄存器IE
1. 10. 2 中断优先级寄存器IP
1. 10. 3 优先级结构
1. 10. 4 中断响应协议
1. 10. 5 外部中断
1. 10. 6 中断请求的撤除
1. 10. 7 中断响应时间
1. 11 单步操作
1. 12 复位
1. 13 低功耗操作方式
1. 13. 1 HMOS的掉电操作方式
1. 13. 2 CHMOS的低功耗方式
1. 14 编程. 程序验证与加密
1. 14. 1 EPROM的编程
1. 14. 2 程序的验证
1. 14. 3 程序存贮器的加密
1. 14. 4 在线仿真(ONCE)方式
1. 15 寻址方式
1. 15. 1 寄存器寻址
1. 15. 2 直接寻址
1. 15. 3 寄存器间接寻址
1. 15. 4 立即寻址
1. 15. 5 基址寄存器加变址寄存器间接寻址
1. 16布尔处理机
第二章 MCS—51指令系统
2. 1 MCS—51指令系统的分类及一般说明
2. 2 数据传送类指令
2. 3 算术操作类指令
2. 4 逻辑操作类指令
2. 5 控制程序转移类指令
2. 6 布尔变量操作类指令
第三章 MCS—51单片机的系统扩展与应用
3. 1 程序存贮器的扩展
3. 1. 1 外部程序存贮器的操作时序
3. 1. 2 EPROM引脚简介
3. 1. 3 EPROM的基本扩展法
3. 1. 4 扩展64KB EPROM
3. 2 数据存贮器的扩展
3. 2. 1 外部数据存贮器的操作时序
3. 2. 2 外扩256B的RAM
3. 2. 3 外扩一片RAM
3. 2. 4 外扩两片RAM
3. 3 E2PROM在8051系统中的应用
3. 4 快速擦写存贮器(Flash)在8051系统中的应用
3. 4. 1 Flash的主要性能特点
3. 4. 2 封装和引脚
3. 4. 3 基本工作原理
3. 4. 4 快速擦写存贮器与8051接口及再编辑方法
3. 5 输入/输出口的扩展
3. 5. 1 用8243扩展I/O口
3. 5. 2 用串行口扩展并行I/O口
3. 6 用可编程外围芯片PSD3xx扩展外围功能
3. 6. 1 可编程外围芯片PSD3XX的结构原理
3. 6. 2 8051与PSD3XX接口
3. 7 定时器/计数器的应用
3. 7. 1 定时器操作模式0的应用
3. 7. 2 定时器操作模式1的应用
3. 7. 3 定时器操作模式2的应用
3. 7. 4 定时器操作模式3的应用
3. 7. 5 定时器溢出同步问题
3. 7. 6 运行中读定时器/计数器
3. 7. 7 定时器门控位GATE的应用
3. 8 串行口的应用
3. 8. 1 由串行口发送带奇偶校验位的数据块
3. 8. 2 由串行口接收带奇偶校验位的数据块
3. 8. 3 利用串行口和堆栈传输技术发送字符串常量
3. 8. 4 多机通信
3. 9 多中断源
3. 10 布尔处理机的应用
第四章 实用程序及其设计方法
4. 1 N种分支的转移程序N—JMP
4. 2 128种分支转移程序JMP—128
4. 3 256种分支转移程序JMP—256
4. 4 大于256的分支转移程序JMP—n
4. 5 m×n矩阵元素查找程序MATRIX1
4. 6 16位数加1子程序ADD1
4. 7 多精度无符号数加法子程序ADD2
4. 8 多精度无符号数减法子程序SUB1
4. 9 双精度无符号数乘法子程序MUL1
4. 10 双精度无符号数乘法子程序MUl2
4. 11 双精度带符号数乘法子程序MUL3
4. 12 双精度无符号数除法子程序DIV1
4. 13 双精度带符号数除法子程序D1V2
4. 14 双精度数取补子程序CPL1
4. 15 多字节数取补子程序CPL1
4. 16 4字节数左移子程序RLC4
4. 17 4字节数装载子程序LOAD4
4. 18 8位二进制数转换为BCD数子程序BINBCD1
4. 19 多字节二进制数转换为BCD数子程序田NBCD2
4. 20 16进制数转换为ASCII码子程序HEXASC1
4. 21 多位16进制数转换为ASCII码子程序HEXASC2
4. 22 多位16进制数转换为ASCII码子程序HEXASC3
4. 23 I/O端口程序之一
4. 24 I/O端口程序之二
4. 25 通过堆栈传递参数的方法之一
4. 26 通过堆栈传递参数的方法之二
第五章 应用系统实例
5. 1 MCS—51通用数据采集和处理系统
5. 1, 1 主要功能
5. 1. 2 硬件结构
5. 1. 3 模数转换
5. 2 汽车转弯信号灯控制系统
5. 2. 1 系统功能要求
5. 2. 2 系统硬件
5. 2. 3 系统软件
5. 3 个人计算机中的单片机智能接口板
5. 3. 1 系统组成
5. 3. 2 8031与PC机的并行通信
5. 3. 3 模拟数据通道
5. 3. 4 电流环式I/o通道
5. 3. 5 采用GAL芯片后的系统电路
第六章 增强型单片机—RUPI—44
6. 1 概述
6. 1. 1 RUPI—44的基本结构
6. 1. 2 一些名词简介
6. 2 8044的硬件结构
6. 2. 1 8044框图与引脚
6. 2. 2 存贮器
6. 2. 3 复位
6. 3 8044串行接口部件SIU
6. 3. 1 网络结构
6. 3. 2 数据时钟的选择
6. 3. 3 SIU的操作方式
6. 3. 4 帧格式的选择
6. 3. 5 SIU的专用寄存器
6. 3. 6 SIU操作过程简介
6. 3. 7 SIU硬件结构
第七章 MCS—51系列新增的外设功能
7. 1 可编程计数器阵列(8XC51FX, C51GB)
7. 1. 1 16位定时器/计数器——时间基准
7. 1. 2 比较/捕获模块
7. 1. 3 捕获方式
7. 1. 4 软件定时器方式
7. 1. 5 高速输出方式
7. 1. 6 定时监视器(Watchdog)方式
7. 1. 7 脉宽调制方式
7. 2 模拟/数字转换器(A/D)(8XC51GB)
7. 2. 1 A/D转换器组成
7. 2. 2 A/D专用寄存器
7. 2. 3 A/D比较方式
7. 2. 4 A/D触发方式
7. 2. 5 A/D输入方式
7. 2. 6 A/D转换器使用中的一些考虑
7. 3 硬件定时监视器(8XC51FX, C51GB)
7. 4 增强型串行口(8XC52/54/58, C51FX, C51GB)
7. 4. 1 帧错误检测
7. 4. 2 多机通信的自动地址识别
7. 5 DMA(8XCl52)
7. 5. 1 80C152中的DMA
7. 5. 2 HLD/HLDA逻辑
7. 5. 3 HLD/HLDA逻辑的应用
7. 6 键盘控制器(80C51SL—BG)
7. 6. 1 功能概述
7. 6. 2 引脚描述
7. 6. 3 主机接口
7. 6. 4 键盘扫描
7. 6. 5 端口结构和操作
7. 6. 6 80C51SL电源管理
7. 6. 7 外部晶体振荡器
7. 6. 8 外部时钟信号
7. 6. 9 中断
7. 6. 10 A/D转换器
7. 6. 11 存贮器配置
7. 6. 12 缺省的复位状态
7. 6. 13 应用实例
7. 7 全局串行通道(8XC152)
7. 7. 1 引言
7. 7. 2 CSMA/CD操作
7. 7. 3 SDLC操作
7. 7. 4 用户自定义的协议
7. 7. 5 GSC的使用
7. 7. 6 GSC操作
7. 7. 7 寄存器描述
7. 7. 8 串行底板和网络环境
第八章 16位单片机——MCS—96
8. 1 8096的芯片型号
8. 2 8096的框图和主要性能特点
8. 3 中央处理器CPU
8. 3. 1 CPU总线
8. 3. 2 RALU
8. 3. 3 CPU寄存总阵列
8. 3. 4 CPU的基本操作
8. 4 时钟信号
8. 5 存贮器空间
8. 5. 1 内部RAM空间
8. 5. 2 保留的存贮空间
8. 5. 3 内部ROM/EPROM
8. 6 寄存器控制器
8. 7 系统总线和存贮器的扩展
8. 7. 1 外部存贮器操作时序
8. 7. 2 读信号RD
8. 7. 3 写信号WR
8. 7. 4 就绪信号READY
8. 7. 5 总线工作方式和芯片配置寄存器
8. 8 软件概念
8. 8. 1 操作数类型
8. 8. 2 寻址方式
8. 8. 3 程序状态字
8. 8. 4 指令系统概述
8. 9 中断系统
8. 9. 1 中断源
8. 9. 2 中断控制
8. 10 定时器
8. 10. 1 定时器1
8. 10. 2 定时器2
8. 10. 3 定时器中断
8. 11 高速输入器HSI
8. 11. 1 HSI事件形式寄存器
8. 11. 2 FIFO队列寄存器
8. 11. 3 HSI中断
8. 11. 4 HSI中数据的读取和状态寄存器
8. 11. 5 HSI引脚功能控制
8. 12 高速输出器HSO
8. 12. 1 HSO CAM阵列
8. 12. 2 HSo状态
8. 12. 3 HSO的清除
8. 12. 4 HS0中采用定时器2
8. 12. 5 HSO中断
8. 12. 6 软件定时器
8. 13 A/D转换器
8. 13. 1 A/D转换器框图
8. 13. 2 A/D命令寄存器
8. 13. 3 A/D结果寄存器
8. 14 模拟输出
8. 14. 1 脉宽调制器
8. 14. 2 利用HSO输出PWM脉冲
8. 15 串行口
8. 15. 1 串行口操作模式
8. 15. 2 多机通信
8. 15. 3 串行口的控制
8. 15. 4 波特率的确定
8. 16 输入/输出口
8. 16. 1 输入口—P0和P2.1--P2.4
8. 16. 2 准双向口—P1和P2.6--P2.7
8. 16. 3 P3. P4口和系统总线
8. 16. 4 输出口和控制输出
8. 17 输入/输出控制和状态寄存器
8. 17. 1 I/O控制寄存器0(IOC0)
8. 17. 2 I/O控制寄存器1(IOC1)
8. 17. 3 I/O状态寄存器0(IOS0)
8. 17. 4 I/O状态寄存器1(IOS1)
8. 18 监视定时器
8. 18. 1 监视定时器的使用
8. 18. 2 软件保护
8. 19 复位
8. 19. 1 复位信号和复位状态
8. 19. 2 复位电路
8. 20 8096的封装和引脚
8. 20. 1 封装形式
8. 20. 2 引脚表
8. 20. 3 引脚描述
8. 21 关于8098
8. 22 高性能的CHMOS 16位单片机概述
参考文献