《现代数字逻辑电路》教程是基于超高速集成电路硬件描述语言(VHDLVery-high-SpeedIntegratedCircuitHardwareLanguage)编写的。VHDL作为IEEE标准的硬件描述语言和EDA的重要组成部分,经过十几年的发展、应用和完善,以其强大的系统描述能力、规范的程序设计结构、灵活的语言表达风格和多层次的仿真测试手段,在电子设计领域受到了普遍的认同和广泛的接受,成为现代EDA领域的首选硬件设计语言。本书在数字电路基本实验中,安排了TTL集成逻辑门的功能与参数测试,组合逻辑电路的设计与测试,数据选择器及其应用、译码器及其应用、触发器及其应用、计数器及其应用、移位寄存器及其应用、555时基电路及其应用、D/A与A/D转换器和随机存取存储器及其应用等10个实验内容。在VHDL及可编程逻辑器件实验中,介绍了VHDL设计平台使用方法,组合逻辑电路、时序逻辑电路的VHDL文本输入设计法和原理图输入设计法实验,还安排了数字频率计、多功能秒表和电子抢答器等综合实验内容。