1,从SHARC到TigerSHARC
1.1 SHARC到TigerSHARC的发展历程
1.2 TigerSHARC与其他类型DSP性能指标比较
1.3 TigerSHARC的结构特点
1.4 TigerSHARC的引脚说明
2,TigerSHARC内核结构与控制
2.1 概述
2.2 计算块
2.3 IALU
2.4 程序控制器
2.5 TigerSHARC总线
3.TigerSHARC的存储器组织和寄存器组
3.1 TigerSHARC的存储器组织
3.2 TigerSHARC的SDRAM接口
3.3 寄存器组
4.TigerSHARC I/O资源
4.1 中断
4.2 DMA传输
4.3 TigerSHARC处理器链路口
5.TigerSHARC指令系统
5.1 TigerSHARC指令系统特点
5.2 指令集
6. TigerSHARC应用接口设计
6.1 外部总线接口
6.2 主机接口
6.3 SDRAM接口
6.4 I/O设备接口
6.5 复位电路
7.TigerSHARC引导及接口程序设计
7.1 TigerSHARC的引导程序
7.2 初始化程序
7.3 DMA程序设计
8.程序优化及应用系统程序
8.1 TigerSHARC的处理速度与程序优化
8.2 资源约束
8.3 延迟与相关性
8.4 应用系统程序设计举例
9.TigerSHARC开发工具
9.1 DSP应用系统开发过程
9.2 Visual DSP++3.0简介
9.3 JTAG仿真器
9.4 汇编器
9.5 编译器
9.6 链接器
9.7 调试器
9.8 TigerSHARC TS101S EZ-KIT评估板简介
10.TigerSHARC应用系统设计实例
10.1 单DSP组成的系统
10.2 链路口耦合构成多处理器系统
10.3 链路口多片系统加载
10.4 共享总线的多DSP系统
10.5 系统电源设计
10.6 系统时钟设计
10.7 结构与散热
附录 TigerSHARC TS101S引脚配置与封装
参考文献