第1章逻辑代数基础
§1.1逻辑代数概述
1.1.1逻辑变量和逻辑函数
1.1.2基本逻辑运算
1.1.3常用的复合逻辑运算
1.1.4逻辑图
§1.2逻辑代数的基本定理
1.2.1基本公式
1.2.2其他常用逻辑恒等式
1.2.3基本逻辑定理
§1.3逻辑函数的标准表达式和卡诺图
1.3.1逻辑函数的两种标准表达形式
1.3.2两种逻辑函数标准表达式之间的相互关系
1.3.3将逻辑函数按照标准形式展开
1.3.4逻辑函数的卡诺图表示
§1.4逻辑函数的化简
1.4.1代数法化简
1.4.2卡诺图化简法
1.4.3利用卡诺图运算来进行逻辑化简
1.4.4不完全确定的逻辑函数的化简
1.4.5使用异或函数的卡诺图化简
1.4.6多输出逻辑函数的化简
1.4.7影射变量卡诺图
1.4.8逻辑函数的计算机化简
本章概要
思考题和习题
第2章组合逻辑电路
§2.1组合逻辑电路分析
2.1.1组合逻辑电路分析的一般过程
2.1.2常用的组合逻辑电路模块分析
§2.2组合逻辑电路设计
2.2.1组合逻辑电路设计的一般过程
2.2.2应用组合逻辑电路模块构成组合电路
2.2.3数字运算电路设计
§2.3数字集成电路的电气特性
2.3.1晶体管和场效应管的开关作用
2.3.2数字集成电路的静态特性
2.3.3数字集成电路的动态特性
2.3.4三态输出电路和开路输出电路
§2.4组合逻辑电路中的竞争冒险
2.4.1竞争冒险现象及其成因
2.4.2检查竞争冒险现象的方法
2.4.3消除竞争冒险现象的方法
本章概要
思考题和习题
第3章触发器及其基本应用电路
§3.1触发器的基本逻辑类型及其状态的描写
3.1.1RS触发器
3.1.2JK触发器
3.1.3D触发器
3.1.4T触发器
3.1.54种触发器的相互转换
§3.2触发器的电路结构与工作原理
3.2.1D锁存器
3.2.2主从触发器
3.2.3边沿触发器
3.2.4边沿触发器的动态特性
§3.3触发器的基本应用
3.3.1简单计数器
3.3.2寄存器
本章概要
思考题和习题
第4章同步时序电路
§4.1时序电路的描述
4.1.1两种基本模型
4.1.2状态转换图和状态转换表
4.1.3两种基本模型的相互转换
§4.2同步时序电路的分析
4.2.1同步时序电路分析的一般过程
4.2.2常用同步时序电路分析
§4.3同步时序电路的设计
4.3.1同步时序电路设计的一般过程
4.3.2带有冗余状态的同步时序电路设计
4.3.3用算法状态机方法设计同步时序电路
4.3.4同步时序电路设计中的状态分配问题
§4.4时序电路的状态化简
4.4.1完全描述状态表的等价与化简
4.4.2不完全描述状态表的化简
本章概要
思考题和习题
第5章异步时序电路
§5.1基本型异步时序电路的分析
5.1.1基本型异步时序电路的结构及其描述
5.1.2基本型异步时序电路的一般分析过程
§5.2基本型异步时序电路中的竞争与冒险
5.2.1临界竞争与非临界竞争
5.2.2临界竞争的判别
5.2.3临界竞争的消除
5.2.4基本型异步时序电路中的冒险
§5.3基本型异步时序电路设计
§5.4脉冲型异步时序电路的分析与设计
5.4.1脉冲型异步时序电路的分析
5.4.2脉冲型异步时序电路的设计
本章概要
思考题和习题
第6章可编程逻辑器件与数字系统设计初步
§6.1可编程逻辑器件的基本结构
6.1.1基于乘积项的可编程逻辑器件
6.1.2基于查找表的可编程逻辑器件
6.1.3可编程逻辑器件中的“熔丝”
6.1.4可编程逻辑器件的编程过程
§6.2数字系统设计初步
6.2.1数字系统
6.2.2数字系统设计的一般过程
6.2.3用可编程逻辑器件进行数字系统设计
本章概要
思考题和习题
附录
附录1数制与代码
附录2《电器图用图形符号——二进制逻辑单元》(GB4728.12-85)
附录3集成逻辑门电路的内部结构简介
附录4VHDL的对象.运算符和关键字
参考文献