第1章 可编程逻辑器件基础
1.1 PLD的逻辑表示
1.1.1 PLD中阵列及其阵列交叉点的逻辑表示
1.1.2 PLD中基本逻辑单元的PLD表示
1.2 逻辑阵列的PLD表示法应用举例
第2章 通用阵列逻辑GAL
2.1 GAL的结构及其工作原理
2.1.1 GAL的基本阵列结构
2.1.2 GAL的工作模式和逻辑组态
2.1.3 GAL的编程
2.1.4 GAL的输入缓冲器、输出三态缓冲器
2.1.5 GAL的开发及使用中应注意的问题
2.1.6 GAL器件使用中应注意的问题
2.2 GAL的应用举例
2.2.1 用GAL实现基本逻辑门的设计
2.2.2 用GAL实现组合及时序混合的逻辑电路
2.2.3 用GAL实现5位二进制计数器和N位任意进制计数器设计
第3章 ABEL硬件描述语言
3.1 ABEL-HDL语言用户源文件的基本结构
3.1.1 模块开头语句
3.1.2 标志语句
3.1.3 标题语句
3.1.4 声明语句
3.1.5 逻辑描述语句
3.1.6 测试向量语句
3.1.7 结束语句
3.2 ABEL语言的语法规范
3.2.1 字符和数
3.2.2 ABEL语言中字符和数的使用语法规则
3.2.3 运算符、表达式与方程式
3.2.4 输出使能控制语句
3.3 ABEL语言处理程序简介
3.4 编写测试向量技巧
3.5 用ABEL语言实现逻辑设计举例
第4章 VHDL硬件描述语言
4.1 概述
4.2 VHDL语言程序结构
4.2.1 实体及实体说明
4.2.2 类属说明和端口说明
4.2.3 结构体及其描述方式
4.2.4 库、程序包及其配置
4.3 VHDL中的标识符、数据对象、数据类型及属性
4.3.1 标识符(identifier)
4.3.2 数据对象
4.3.3 数据类型(data type)
4.3.4 数据类型的转换
4.4 VHDL语言中的运算符和操作符
4.5 VHDL的主要语句及其在结构体描述中的应用
4.5.1 进程语句(process statement)
4.5.2 信号赋值语句(signal assignment statment)
4.5.3 顺序描述语句
4.5.4 过程及其函数
4.5.5 GENERIC语句
4.5.6 GENERATE语句
4.5.7 BLOCK块语句
4.5.8 COMPONENT语句和COMPONENT INSTANT语句
4.5.9 VHDL源文件修改练习
4.6 VHDL中属性的描述及定义语句
4.6.1 数值类属性
4.6.2 函数类属性
4.7 用VHDL实现基本逻辑电路设计
4.7.1 用VHDL实现基本逻辑门的描述
4.7.2 常用组合逻辑电路单元的VHDL描述
4.7.3 常用时序逻辑单元的VHDL描述
4.8 典型数字系统设计
4.8.1 用VHDL语言实现频率计的设计
4.8.2 用VHDL语言实现数字钟设计
第5章 复杂可编程逻辑器件CPLD
5.1 Lattice公司的ispLSI/pLSI系列器件简介
5.2 ispLSI/pLSl1000系列器件的内部结构
5.2.1 ispLSI/pLSl1000系列器件的内部结构概述
5.2.2 ispLSl/pLSl1000系列各部分的结构和功能
5.3 ispLSI器件的编程
5.3.1 ispLSI器件的编程单元
5.3.2 ispLSI器件的编程接口
5.3.3 ispLSI器件的编程
5.4 Altera公司的MAX7000系列器件简介
5.4.1 MAX7000系列器件的技术性能特点
5.4.2 MAX7000S系列器件内部结构
5.4.3 MAX7000系列器件的输出配置
5.5 MAX7000系列器件的编程
第6章 现场可编程门阵列FPGA
6.1 Xilinx公司的XC系列器件的技术性能简介
6.2 XC4000系列器件的内部结构
6.2.1 XC4000系列的可配置逻辑块(CLB)
6.2.2 输入/输出模块(IOB)
6.2.3 内部互连资源(PI)
6.2.4 片内振荡器
6.3 XC4000系列器件的配置
6.3.1 配置模式
6.3.2 FPGA的配置过程
6.4 Altera公司的FLEX系列器件技术性能简介
6.5 FLEX10K系列器件的内部结构
6.5.1 嵌入式阵列
6.5.2 逻辑阵列
6.5.3 I/O单元(IOE)
6.5.4 快速互连通道(Fast Track)
6.6 FLEX10K系列器件的配置
6.6.1 主动串行配置
6.6.2 被动配置
第7章 ispDesignExpert系统
7.1 ispDesignEopert系统简介
7.2 ispDesignExpert系统的使用说明
7.2.1 设计初步
7.2.2 设计输入
7.2.3 设计的功能仿真
7.2.4 设计实现
7.3 ispDesignExpert系统的设计技巧
7.3.1 元件符号说明
7.3.2 创建模块符号
7.3.3 编辑元件符号
7.3.4 层次设计浏览器
7.3.5 VHDL语言设计输入
第8章 MAX+PLusII开发系统
8.1 MAX+plus II开发系统简介
8.2 MAX+plus II开发系统设计入门
8.2.1 设计输入
8.2.2 编译设计项目
8.2.3 设计校验
8.2.4 器件编程
8.3 MAX+plus II系统设计技巧
8.3.1 创建元件符号
8.3.2 元件库使用
8.3.3 宏向导
8.3.4 文本设计输入方法
第9章 Xilinx Foundation F1.5系统
9.1 Xilinx Foundation F1.5系统简介
9.2 Xilinx Foundation F1.5系统设计入门
9.2.1 创建新的工程
9.2.2 创建、编辑原理图文件
9.2.3 功能仿真
9.2.4 设计实现
9.2.5 时序仿真
9.2.6 时序分析
9.2.7 器件编程
9.3 Xilinx Foundation F1.5系统设计技巧
9.3.1 库元件符号简介
9.3.2 创建用户元件符号
9.3.3 VHDL语言设计方法
第10章 可编程ASIC开发过程和设计实例
10.1 数字系统设计流程
10.2 可编程ASIC的开发过程
10.3 交通信号灯控制器
10 3.1 交通信号灯控制器功能
10.3.2 交通信号灯控制器的设计方案
10.3.3 利用ispEXPERT Design系统设计实现交通信号灯控制器
10.4 数字频率计
10.4.1 频率计的功能
10.4.2 频率计的设计方案
10.4.3 利用MAX+plus II系统设计实现频率计
10.5 数字钟
10.5.1 数字钟的功能
10.5.2 数字钟设计方案
10.5.3 用Xilinx Foundation系统设计实现数字钟
第11章 可编程ASIC实验系统和可编程模拟器件PAC
11.1 概述
11.2 EDA-III系统主要构成
11.3 系统使用说明
11.4 EDA-m系统子板接入
11.5 可编程模拟器件PAC20子板
11.5.1 可编程模拟器件简介
11.5.2 ispPAC10器件内部结构和性能
11.5.3 ispPAC20器件内部结构和性能
11.5.4 可编程模拟器件的开发工具