注册 | 登录读书好,好读书,读好书!
读书网-DuShu.com
当前位置: 首页出版图书科学技术计算机/网络硬件、外部设备与维护增强核闪存80C51教程

增强核闪存80C51教程

增强核闪存80C51教程

定 价:¥29.00

作 者: 梁合庆编
出版社: 电子工业出版社
丛编项: 单片机与嵌入式系统丛书
标 签: 计算机原理

ISBN: 9787505392083 出版时间: 2003-11-01 包装: 平装
开本: 页数: 273 字数:  

内容简介

  本书按层次化、增量化的方法组织教材。层次化体现新技术的进阶,增量化简化教学内容。基础原理分两个层次:MCS-51核和80C51增强核。前者,忠实于现今仍使用的原理基础;后者,是截至21世纪初对前者的更新和补充,由它构成新产品的共同原理基础。本书不是“人云亦云”的书,也不是简单地照搬厂家技术手册的书,而是对于传统MCS-51的原理和80C51最新产品手册进行融会贯通,在许多内容的讲授方法上做了新的大胆尝试,具有简明扼要、深入浅出、“一针见血”的特点。本书可作为大、专院校,中等技术学校及培训班的教材,或广大技术人员的自学读本,也可作为科技、控制工程人员的参考工具书。

作者简介

暂缺《增强核闪存80C51教程》作者简介

图书目录

第1章  绪论                      
     1. 1  嵌入式第二次浪潮                  
     1. 2  传统微控制器(8位/16位)的更新                  
     1. 3  今日嵌入式(32位/16位)                  
     1. 4  本书定位                  
     1. 5  本书编写特点                  
     1. 6  本书建议的授课时数                  
 第2章  MCS-51核                  
     2. 1  简介                  
     2. 2  CPU(中央处理单元)                  
     2. 2. 1 ALU(算术逻辑单元)                  
     2. 2. 2  指令寄存器与定时-控制电路                  
     2. 2. 3  片内振荡器                  
     2. 2. 4 节电工作模式                  
     2. 3 存储器结构                  
     2. 3. 1  哈佛结构                  
     2. 3. 2  SFR(特殊功能寄存器)                  
     2. 3. 3  各存储空间及其访问指令                  
     2. 4  4x8位I/O口结构与操作                  
     2. 4. 1  I/O口结构                  
     2. 4. 2  读—改—写指令                  
     2. 4. 3  片外程序存储器/数据存储器扩展技术                  
     2. 5  MCS-51指令系统                  
     2. 5. 1  概述                  
     2. 5. 2  数据传送类指令                  
     2. 5. 3  算述运算类指令                  
     2. 5. 4  逻辑运算类指令                  
     2. 5. 5  控制转移类指令                  
     2. 5. 6  布尔处理类指令                  
     2. 5. 7  汇编器入门                  
     2. 5. 8  MCS-51指令编程技巧                  
     2. 6  定时/计数器                  
     2. 6. 1  定时/计数器工作原理                  
     2. 6. 2  初始化定时/计数器T0. T1                  
     2. 6. 3  T0. T1模式0和模式1                  
     2. 6. 4  T0. T1模式2                  
     2. 6. 5  T0模式3                  
     2. 6. 6  定时/计数器的飞读技巧                  
     2. 7  中断系统                  
     2. 7. 1  5源2优先级中断                  
     2. 7. 2  中断操作                  
     2. 7. 3  中断向量地址与向量空间                  
     2. 7. 4  中断响应时间                  
     2. 7. 5  中断时对现场的保护和恢复                  
     2. 7. 6  初始化中断系统                  
     2. 7. 7  精确定时技巧(补偿中断延时等的影响)                  
     2. 8  串行口                  
     2. 8. 1  全双工串行口                  
     2. 8. 2  串行口4种工作模式                  
     2. 8. 3  初始化串行口                  
     2. 8. 4  串行口应用                  
     2. 8. 5  串行口软件                  
     2. 9  复位                  
     2. 9. 1  复位时序                  
     2. 9. 2  SFR的复位状态                  
     2. 9. 3  上电复位                  
     2. 10  本章回味与思考                  
 第3章  80C51增强核(80C51核+)                  
     3. 1  简介                  
     3. 2  CPU(中央处理单元)                  
     3. 3  存储器结构                  
     3. 4  4x8位I/O口结构与操作                  
     3. 5  80C51增强核指令系统                  
     3. 6  定时/计数器                  
     3. 6. 1  T0. T1定时/计数器                  
     3. 6. 2  T2定时/计数器                  
     3. 7  中断系统                  
     3. 7. 1  6源4优先级                  
     3. 7. 2  中断操作                  
     3. 7. 3  中断向量地址与向量空间                  
     3. 7. 4  中断响应时间                  
     3. 8  增强型全双工UART串行口                  
     3. 8. 1  简介                  
     3. 8. 2  增强型UART                  
     3. 9  80C51+增强核使用SFR一览表                  
     3. 10  本章回味与思考                  
 第4章  P89C51/52/54/58X2及P89C60/61X2系列                  
     4. 1  前言                  
     4. 2  P89C5xX2, P89C60/61X2与80C51增强核的异同                  
     4. 3  本章回味与思考                  
 第5章  P89C51RA2/RB2/RC2/RD2系列                  
     5. 1  前言                  
     5. 2  P89C51Rx2总体概况                  
     5. 2. 1  P89C51Rx2的存储器                  
     5. 2. 2  P89C51Rx2的片上资源                  
     5. 2. 3  P89C51Rx2芯片的片腿功能和封装                  
     5. 2. 4  P89C51Rx2芯片的片腿定义                  
     5. 3  PCA(可编程计数器阵列)                  
     5. 3. 1  PCA捕捉模式                  
     5. 3. 2  PCA 16位软定时器模式                  
     5. 3. 3  PCA高速输出模式                  
     5. 3. 4  PCA的PWM(脉宽调制)模式                  
     5. 3. 5  PCA模块4看家狗定时器模式                  
     5. 4  7源4优先级中断系统                  
     5. 4. 1  中断操作                  
     5. 5  数据存储器                  
     5. 5. 1  内部数据存储器                  
     5. 5. 2  外部数据存储器                  
     5. 6  程序存储器——FLASH(闪存)                  
     5. 7  复位后代码引导与ROM固件                  
     5. 8  在系统烧录(ISP)                  
     5. 9  在应用烧录(IAP)                  
     5. 10  P89C51Rx2片内硬件看门狗定时器                  
     5. 11  CPU和外设的时钟                  
     5. 12  本章回味与思考                  
 第6章  P89C660/662/664/668系列                  
     6. 1  前言                  
     6. 2  P89C660/662/664/668总体概况                  
     6. 2. 1  P89C66x存储器                  
     6. 2. 2  P89C66x片上资源                  
     6. 2. 3  P89C66x芯片的片腿功能和封装                  
     6. 2. 4  P89C66x芯片片腿定义                  
     6. 3  P89C66x PCA(可编程计数器阵列)                  
     6. 4  8源4优先级中断系统                  
     6. 5  数据存储器                  
     6. 6  程序存储器                  
     6. 7  串行I/O口                  
     6. 7. 1  概述                  
     6. 7. 2  预备知识                  
     6. 7. 3  I2C总线工作原理                  
     6. 7. 4  SIO1的片上硬件逻辑                  
     6. 7. 5  SIO1各模式操作过程                  
     6. 7. 6  操作SIO1的软件说明                  
     6. 7. 7  I2C自动串口传输程序框架                  
     6. 8  本章回味与思考                  
 附录A  ASCII码表                  
 附录B  十六进制数变十进制数转换表                  
 附录C  增强核80C51闪存系列仿真器及实验仪                  

本目录推荐