第1章 概述
1.1 Tiger SHARC系列DSP简介
1.2 ADSP TS20XS系列DSP的特点及应用
1.3 ADSP TS20XS的引脚说明
第2章 ADSP TS20XS系列DSP硬件组成原理
2.1 ADSP TS20XS系列DSP结构
2.2 ADSP TS20XS系列DSP计算内核
2.3 ADSP TS20XS系列DSP寻址
2.4 ADSP TS20XS系列DSP程序控制
2.5 ADSP TS20XS内部总线
第3章 ADSP TS20XS系列DSP存含有器组织
3.1 ADSP TS20XS的寻址空间
3.2 ADSP TS20XS的存储器组织
3.3 ADSP TS20XS系列DSP寄存器
第4章 ADSP TS20XS系列DSP的I/O资源
4.1 ADSP TS20XS系列DSP的中断
4.2 DMA传输
4.3 ADSP TS20XS系列DSP的差分链路口
第5章 ADSP TS20XS系列DSP指令系统
5.1 ADSP TS20XS系列DSP指令集简介
5.2 ADSP TS20XS系列DSP指令集
5.3 ADSP TS20XS系列DSP指令并行规则和约束条件
第6章 ADSP TS20XS系列DSP接口设计
6.1 外部总线接口
6.2 SDRAM接口
6.3 链路口
6.4 ADSP TS20XSGN FPGA接口举例
第7章 ADSP TS20XS系列DSP系统设计
7.1 ADSP TS20XS系列DSP系统耗及散热设计
7.2 ADSP TS20XS系列DSP系统电源设计
7.3 ADSP TS20XS系统时钟要求及高速时钟系统设计
7.4 JTAG接口有关问题
第8章 ADSP TS20XS系列DSP系统程序优化设计
8.1 程序优化设计思路
8.2 引起处理器流水线操作延时和影响的因素
8.3 存储器优化配置
第9章 多DSP系统设计及实例
9.1 多DSP系统组成模型
9.2 简化多DSP系统的复杂度
9.3 多DSP系统的设计实例
9.4 ADSP TS20XS WCDMA基带处理板的PCB设计
第10章 多DSP系统的软件设计
10.1 多系统引导程序设计
10.2 多DSP系统的数据传输方式和系统工作模式字的作用
附录A ADSP TS20XS系列DSP引脚分配与封装
参考文献