作为可编程逻辑器件的开发语言Verilog HDL,由于其具有类似于通用C语言的风格,被不少CPLD/FPGA开发者所推崇。在数字控制领域,CPLD/FPGA的应用也越来越广,因此,作为开发语言Verilog HDL就显示了它的重要性。有关Verilog HDL的书籍很少,为了满足广大读者学习Verilog HDL的需要,作者在总结多年教学与开发经验的基础上编写了本书,内容安排如下:首先简单介绍Verilog HDL的语法,基本组合逻辑电路的Verilog HDL设计与实现,以及基本时序逻辑电路的Verilog HDL设计与实现;然后,通过多个综合性数字控制系统Verilog HDL设计与实现的例子,重点地讲解了较为复杂的数字控制系统的Verilog HDL设计与实现,包括数字频率计、交通灯控制系统、多功能数字钟、步进电机位置系统、直流电动机控制系统、实用电梯控制器以及CCD芯片TCD132D的驱动控制等。 本书内容翔实、语言通俗易懂,实例实用性和针对性强,既可作为通信工程、电子工程、计算机、自动控制等专业的学习数字电路设计的大学本科高年级学生和研究生Verilog HDL开发的学习用书,也适合作为数字系统设计工程师和Verilog开发者的参考用书。本书案例源代码可以从中国水利水电出版社网站免费下载,网址为:http://www.waterpub.com.cn/softdown/。