《ASIC与Verilog数字系统设计》从实用角度出发,系统地介绍了大规模可编程逻辑器件、EDA设计工具和数字系统设计方法。主要内容包括四个部分:第1部分介绍数字系统的概念、设计思想、设计过程,以及基本模块电路设计和系统设计的概念、方法和原则;第2部分以Altera公司的产品为例,介绍了CPLD和FPGA器件的结构原理;第3部分结合实例全面系统地介绍了MAX+PLUSⅡ软件和QuartusⅡ软件的功能特点和使用方法;第4部分通过大量实例深人浅出地展示了Verilog HDL语言的设计方法和技巧,并进一步介绍了用Verilog HDL进行数字系统设计的方法。全书内容翔实,图文并茂,方法实用,易读易懂,并由浅人深地配有几十个实例和12个实验。既可作为高等院校本、专科生的可编程逻辑器件、数字系统设计和课程设计等课程的教材或教学参考书,也可作为电子工程技术人员的技术参考书和EDA设计入门读物。