注册 | 登录读书好,好读书,读好书!
读书网-DuShu.com
当前位置: 首页出版图书科学技术计算机/网络硬件、外部设备与维护手把手教你学CPLD/FPGA与单片机联合设计

手把手教你学CPLD/FPGA与单片机联合设计

手把手教你学CPLD/FPGA与单片机联合设计

定 价:¥39.00

作 者: 周兴华,李玉丽,傅飞峰 编著
出版社: 北京航空航天大学出版社
丛编项:
标 签: 维修

购买这本书可以去


ISBN: 9787512402447 出版时间: 2010-11-01 包装: 平装
开本: 16开 页数: 293 字数:  

内容简介

  作者从2009年1月起,在《电子世界》杂志上连载了《手把手教你学CPLD/FPGA设计》讲座。《手把手教你学CPLD/FPGA与单片机联合设计(附光盘1张)》以此为蓝本,另外增加了大量的篇幅与实验例子进行充实。此外,为了帮助读者掌握单片机与CPLD/FPGA的联合设计,还介绍了51单片机的基本知识及单片机c语言编程的基础知识,并通过实例设计进行详解。《手把手教你学CPLD/FPGA与单片机联合设计(附光盘1张)》以实践(实验)为主线,以生动短小的实例为灵魂,穿插介绍了Verilog HDL语言的语法及Altera公司的EPM7128S(或Atmel公司的ATFl508A5)设计开发编程。《手把手教你学CPLD/FPGA与单片机联合设计(附光盘1张)》理论与实践紧密结合,由浅入深、循序渐进地引导读者进行学习、实验,这样读者学得进、记得牢,不会产生畏难情绪,无形之中就掌握了CPLD/FPGA的联合设计。《手把手教你学CPLD/FPGA与单片机联合设计(附光盘1张)》贯彻《手把手教你学系列丛书》的教学方式。书中附有光盘,含《手把手教你学CPLD/FPGA与单片机联合设计(附光盘1张)》所有的程序设计文件。《手把手教你学CPLD/FPGA与单片机联合设计(附光盘1张)》可用作大学本科或专科、中高等职业技术学校、电视大学等的教学用书,也可作为CPLD/FPGA爱好者的自学用书。

作者简介

暂缺《手把手教你学CPLD/FPGA与单片机联合设计》作者简介

图书目录

第1章 可编程逻辑器件概述
1.1 可编程逻辑器件简介
1.1.1 可编程逻辑器件的基本结构
1.1.2 可编程逻辑器件的分类及特点
1.1.3 可编程逻辑器件的逻辑表示方法
1.2 CPLD/FPGA的结构与特性
1.2.1 基于乘积项的CPLD原理与结构
1.2.2 基于乘积项的CPLD逻辑实现方式
1.2.3 基于查找表的FPGA原理与结构
1.2.4 基于查找表的FPGA逻辑实现方式
1.2.5 CPLD与FPGA器件的差别
1.3 Altera公司的MAX7000系列(2PLD特性介绍
1.3.1 逻辑阵列块(LAB)
1.3.2 宏单元
1.3.3 扩展乘积项
1.3.4 可编程连线阵列
1.3.5 I/O控制块
1.3.6 其他特性
第2章 可编程逻辑器件的设计流程及学习开发器材
2.1 可编程逻辑器件的设计流程
2.1.1 设计输入
2.1.2 综合
2.1.3 CPLD/FPGA器件适配
2.1.4 仿真
2.1.5 编程下载
2.2 CPLD/FPGA与单片机联合设计的学习器材介绍
2.2.1 Altera公司的集成开发软件MAX+plusII及QuartusII
2.2.2 KeiIC51Windows集成开发环境
2.2.3 MCU&CPLDDEMO综合试验板
2.2.4 ByteBlasterMV并口下载器
2.2.5 单片机USB程序下载器
2.2.6 9V高稳定专用稳压电源
第3章 开发软件的安装
3.1 KeilC51集成开发软件安装
3.2 MAX+plusⅡ集成开发软件安装
3.3 QuartusⅡ集成开发软件安装
3.4 USBasp下载器的安装与使用
3.4.1 USBasp下载器的安装
3.4.2 USBasp下载器的使用
3.5 Atmel并口下载软件atmelisp的安装
3.6 POF to JED转换软件Pof2jed的安装
第4章 第一个CPLD/FPGA入门实验程序
4.1 使用Max+plusⅡ集成开发软件进行入门实验
4.1.1 建立项目
4.1.2 设计输入(原理图或硬件描述语言)
4.1.3 选择器件并锁定引脚
4.1.4 编译器件
4.1.5 仿真
4.1.6 编程下载
4.1.7 应用
4.2 使用QuartusⅡ集成开发软件进行入门实验
4.2.1 建立项目
4.2.2 设计输入(原理图或硬件描述语言)
4.2.3 设计编译
4.2.4 仿真
4.2.5 引脚分配
4.2.6 编程下载
4.2.7 立用
第5章 VerilogHDL硬件描述语言
5.1 VerilogHDL模块的基本结构
5.1.1 模块声明
5.1.2 端口定义
5.1.3 信号类型说明
5.1.4 逻辑功能描述
5.1.5 实验程序1——缓冲器
5.1.6 实验程序2——反相器(非门)
5.2 VerilogHDL语法要素
5.2.1 标识符与关键字
5.2.2 常量、变量及数据类型
5.2.3 实验程序3——与门
5.2.4 实验程序4——与非门
5.2.5 实验程序5——LED的闪烁
5.2.6 运算符
5.2.7 运算符的优先级
5.2.8 实验程序6——或门
5.2.9 实验程序7——或非门
5.2.1 0实验程序8——异或门
5.2.1 1实验程序9——异或非门
5.2.1 2实验程序10——三态门
5.3 VerilogHDL的行为语句
5.3.1 赋值语句
5.3.2 过程语句
5.3.3 块语句
5.3.4 条件语句
5.3.5 循环语句
5.3.6 编译预处理
5.3.7 任务和函数
5.4 VerilogHDL数字逻辑单元结构的设计
5.4.1 结构描述方式
5.4.2 实验程序——门级结构描述设计的基本门电路
5.4.3 数据流描述方式
5.4.4 行为描述方式
第6章 组合逻辑电路的设计实验
6.1 2选1数据选择器
6.1.1 2选1数据选择器简介
6.1.2 采用数据流描述方式的设计
6.1.3 采用行为描述方式的设计
6.2 4选1数据选择器
6.2.1 4选1数据选择器简介
6.2.2 采用数据流描述方式的设计
6.2.3 采用行为描述方式的设计
6.3 3位二进制优先编码器(8-3优先编码器)
6.3.1 3位二进制优先编码器简介
6.3.2 3位二进制优先编码器的设计
6.4 3位二进制译码器(3-8译码器)
6.4.1 3位二进制译码器简介
6.4.2 3位二进制译码器的设计
6.5 BCD-7段译码器
6.5.1 BCD-7段译码器简介
6.5.2 BCD-7段译码器的设计
6.6 半加器
6.6.1 半加器简介
6.6.2 采用门级描述方式的半加器设计
6.6.3 采用数据流描述方式的半加器设计
6.6.4 采用行为描述方式的半加器设计
6.7 全加器
6.7.1 全加器简介
6.7.2 全加器的设计
第7章 触发器的设计实验
7.1 RS触发器
7.1.1 RS触发器简介
7.1.2 RS触发器的设计
7.2 JK触发器
7.2.1 JK触发器简介
7.2.2 JK触发器的设计
7.3 带有复位的JK触发器
7.3.1 带有复位的JK触发器简介
7.3.2 带有复位的JK触发器的设计
7.4 D触发器
7.4.1 D触发器简介
7.4.2 D触发器的设计
7.5 带有复位的D触发器
7.5.1 带有复位的D触发器简介
7.5.2 带有复位的D触发器的设计
7.6 带有复位的异步T触发器
7.6.1 带有复位的异步T触发器简介
7.6.2 带有复位的异步T触发器的设计
7.7 带有复位的同步T触发器
7.7.1 带有复位的同步T触发器简介
7.7.2 带有复位的同步T触发器的设计
第8章 时序逻辑电路的设计实验
8.1 寄存器
8.1.1 寄存器简介
8.1.2 寄存器的设计
8.2 锁存器
8.2.1 锁存器简介
8.2.2 锁存器的设计
8.3 移位寄存器
8.3.1 移位寄存器简介
……
第9章 CPLD/FPGA的设计应用
第10章 51单片机的基本知识
第11章 单片机C语言基础知识
第12章 CPLD/FPGA与单片机的接口及数据传输
第13章 CPLD/FPGA与单片机的联合设计实例——液晶显示频率计
参考文献

本目录推荐