前言
第1章 绪论
1.1 信号处理技术基础
1.1.1 信号、系统与信号处理的概念
1.1.2 数字信号处理基础
1.2 DSP芯片概述
1.2.1 DSP芯片的发展概况
1.2.2 DSP芯片的特点
1.2.3 DSP主要生产厂商及产品
1.2.4 DSP芯片的分类
1.2.5 DSP芯片的运算速度和DSP应用系统的运算量
1.2.6 DSP芯片的应用
1.3 TMS320系列DSP芯片
1.3.1 TI公司DSP芯片的命名规则
1.3.2 TI公司的DSP系列产品
第2章 TI公司支持的浮点数格式及浮点运算
2.1 IEEE-754浮点数格式
2.1.1 IEEE-754浮点数格式的表示方法
2.1.2 IEEE-754浮点数与十进制数间的转换
2.2 TMS320C3x浮点数格式
2.2.1 TMS320C3x浮点数格式的表示方法
2.2.2 数据格式间的转换
第3章 TMS320C3x系列DSP处理器结构
3.1 TMS320VC33的主要特性
3.2 TMS320VC33的引脚描述
3.3 时钟电路及工作时钟的产生
3.4 TMS320VC33的CPU结构
3.5 存储器管理
3.5.1 存储器组织
3.5.2 中断向量和分支指令存储器分配
3.5.3 外围寄存器地址分配
3.6 CPU寄存器
3.6.1 扩展精度寄存器
3.6.2 辅助寄存器
3.6.3 数据页指针
3.6.4 索引寄存器
3.6.5 块规模寄存器
3.6.6 系统堆栈指针
3.6.7 状态寄存器
3.6.8 CPU/DMA中断允许寄存器
3.6.9 CPU中断标志寄存器
3.6.10 I/O标志寄存器
3.6.11 重复计数器和块重复寄存器
3.6.12 其他寄存器
3.7 外围设备
3.7.1 定时器
3.7.2 串行口
3.7.3 DMA控制器
第4章 TMS320C3x浮点DSP软件设计
4.1 TMS320C3x寻址类型
4.1.1 立即数寻址
4.1.2 直接寻址
4.1.3 寄存器寻址
4.1.4 间接寻址
4.1.5 PC相对寻址
4.1.6 循环寻址
4.1.7 位反转寻址
4.2 汇编语言程序格式
4.3 汇编语言指令及说明
4.3.1 数据传输指令
4.3.2 二操作数指令
4.3.3 三操作数指令
4.3.4 流程控制指令
4.3.5 互锁指令
4.3.6 并行指令
4.4 命令文件
4.5 公共目标文件及进制转换
4.5.1 软件设计过程
4.5.2 公共目标文件格式
4.5.3 汇编器对段的处理
4.5.4 链接器对段的处理
第5章 TMS320C3x浮点DSP接口
5.1 程序引导实现
5.1.1 引导方式选择
5.1.2 程序引导文件的生成过程
5.1.3 引导的工作流程
5.1.4 引导加载表
5.1.5 中断考虑
5.1.6 程序固化
5.1.7 引导实例
5.2 外围接口电路
5.2.1 主要的外围器件
5.2.2 电源设计
5.2.3 复位接口设计
5.2.4 时钟电路设计
5.2.5 等待
5.2.6 JTAG仿真接口
5.2.7 DSP与外围存储器的接口
第6章 TMS320C67x浮点DSP硬件结构
6.1 TMS320C672x浮点DSP概述
6.2 TMS320C6720芯片的引脚描述
6.3 TMS320C6720 CPU结构组成
6.3.1 TMS320C6720芯片的结构
6.3.2 TMS320C6720 CPU的数据通路
6.4 TMS320C6720控制寄存器及其扩展
6.4.1 TMS320C6720控制寄存器
6.4.2 TMS320C6720控制寄存器扩展
6.5 TMS320C6720片内程序和数据存储器
6.6 TMS320C67x中断管理
6.6.1 中断类型和中断信号
6.6.2 中断服务表
6.6.3 中断和中断选择
6.6.4 中断选择寄存器
6.7 TMS320C6720外部存储器接口
第7章 TMS320C67x浮点DSP软件设计
7.1 TMS320C67x概述
7.2 TMS320C67x寻址方式
7.3 TMS320C67x的指令集及分类说明
7.3.1 读取/存储指令
7.3.2 算术运算指令
7.3.3 逻辑及位操作指令
7.3.4 搬移指令
7.3.5 程序转移指令
7.3.6 浮点运算指令
第8章 TMS320C67x浮点DSP接口电路设计
8.1 TMS320C67x引导设计
8.1.1 TMS320C6713引导装载的实现
8.1.2 TMS320C672x程序引导的实现
8.2 外部存储器接口设计
8.2.1 EMIF概述
8.2.2 EMIF信号
8.2.3 EMIF控制寄存器
8.2.4 SDRAM接口设计
8.2.5 异步存储器接口
8.2.6 EMIF复位和中断处理
8.2.7 接口举例
第9章 TMS320F2833x系列DSC的硬件结构
9.1 TMS320F2833x浮点DSC概述
9.2 TMS320F2833x的DSC封装形式及引脚功能
9.2.1 封装形式及外部形状
9.2.2 引脚功能说明
9.3 TMS320F2833x系列DSC的内核
9.3.1 F2833x系列DSC的内核概述
9.3.2 总线结构
9.3.3 F2833x的存储单元
9.3.4 时钟和系统控制单元
9.3.5 串行外围设备接口
9.3.6 其他
9.4 串行通信接口模块
9.4.1 SCI模块概述
9.4.2 SCI模块的通信模式
9.4.3 SCI通信格式
9.4.4 SCI中断
9.4.5 SCI的波特率计算
9.4.6 SCI模块控制寄存器
9.5 串行外围设备接口模块
9.5.1 SPI模块概述
9.5.2 SPI模块操作
9.5.3 波特率的设定与时钟模式
9.5.4 SPI的初始化
9.5.5 SPI控制寄存器
9.6 多通道缓冲串行口
9.6.1 McBSP概述
9.6.2 McBSP的主要特征
9.6.3 McBSP引脚
9.6.4 McBSP控制寄存器
9.7 TMS320F28335中断管理
9.7.1 PIE概述
9.7.2 中断向量表的映射
9.7.3 中断源及其响应过程
9.7.4 中断向量表
第10章 TMS320F2833x浮点DSP软件设计
10.1 TMS320F2833x的寻址方式
10.1.1 寻址方式分类
10.1.2 寻址方式选择
10.1.3 汇编器/编译器模式位跟踪
10.2 寻址方式操作详述
10.2.1 直接寻址方式操作
10.2.2 堆栈寻址方式
10.2.3 间接寻址方式
10.2.5 数据、程序或I/O空间立即寻址
10.2.6 程序空间间接寻址
10.2.7 字节寻址
10.3 TMS320C28x 汇编语言指令集
10.3.1 数据传输指令集
10.3.2 浮点操作运算指令集
10.3.3 并行操作运算指令集
10.3.4 其他操作指令集
10.4 寄存器操作指令
10.4.1 操作数术语
10.4.2 寄存器操作
第11章 TMS320F2833x的硬件接口电路设计
11.1 TMS320F28335的最小系统设计
11.1.1 时钟电路
11.1.2 电源电路
11.1.3 复位电路
11.1.4 JTAG接口
11.2 USB通信接口的应用举例
11.2.1 CY7C68001芯片
11.2.2 CY7C68001控制寄存器
11.2.3 F28335与CY7C68001的硬件接口
11.2.4 USB的初始化
11.2.5 USB的编程
11.3 SCI应用举例
11.3.1 SCI硬件设计
11.3.2 SCI软件设计
11.4 SPI应用举例
11.4.1 ADT7301温度传感
11.4.2 ADT7301与TMS320F28335接口应用
参考文献