注册 | 登录读书好,好读书,读好书!
读书网-DuShu.com
当前位置: 首页出版图书科学技术计算机/网络计算机科学理论与基础知识微机原理与接口技术·基于IA-32处理器和32位汇编语言(第5版)

微机原理与接口技术·基于IA-32处理器和32位汇编语言(第5版)

微机原理与接口技术·基于IA-32处理器和32位汇编语言(第5版)

定 价:¥39.00

作 者: 钱晓捷,王义琴,范喆 等编
出版社: 机械工业出版社
丛编项: 普通高等教育"十一五"国家级规划教材
标 签: 暂缺

购买这本书可以去


ISBN: 9787111472063 出版时间: 2014-07-01 包装: 平装
开本: 16开 页数: 320 字数:  

内容简介

  《微机原理与接口技术·基于IA-32处理器和32位汇编语言(第5版)/普通高等教育“十一五”国家级规划教材》以32位处理器、32位汇编语言和32位个人微机系统为起点,从应用角度,使用循序渐进、深入浅出、突出实践的方法,为读者展开IA-32处理器发展和微型机组成、处理器编程结构、常用指令及其汇编语言程序设计(32位Windows控制台环境和16位DOS环境)、存储系统、微机总线、输入输出接口及其应用技术,还特别介绍了高速缓冲存储器、指令流水线、多媒体指令、超标量、动态执行、多核等先进技术。

作者简介

暂缺《微机原理与接口技术·基于IA-32处理器和32位汇编语言(第5版)》作者简介

图书目录

教学建议
第1章 微型计算机系统概述
1.1 微型计算机的发展
1.1.1 通用微处理器
1.1.2 专用微处理器
1.1.3 摩尔定律
1.2 Intel 80x86系列处理器
1.2.1 16位80x86处理器
1.2.2 IA-32处理器
1.2.3 Intel 64处理器
1.3 微型计算机的系统组成
1.3.1 冯·诺伊曼计算机结构
1.3.2 微型计算机的硬件系统
1.3.3 PC微机结构
1.3.4 计算机系统的层次结构
1.3.5 微型计算机的软件系统
第1章总结
第1章习题
第2章 处理器结构
2.1 处理器的功能结构
2.1.1 处理器的基本结构
2.1.2 8086的功能结构
2.1.3 80386的功能结构
2.1.4 Pentium的功能结构
2.2 寄存器
2.2.1 通用寄存器
2.2.2 标志寄存器
2.2.3 专用寄存器
2.3 存储器组织
2.3.1 存储模型
2.3.2 工作方式
2.3.3 逻辑地址
2.4 汇编语言基础
2.4.1 指令代码格式
2.4.2 语句格式
2.4.3 源程序框架
2.4.4 开发过程
2.5 数据寻址方式
2.5.1 立即数寻址方式
2.5.2 寄存器寻址方式
2.5.3 存储器寻址方式
2.5.4 各种数据寻址方式总结
第2章总结
第2章习题
第3章 数据处理
3.1 数据表示
3.1.1 数制
3.1.2 数值的编码
3.1.3 字符的编码
3.2 常量表达
3.3 变量应用
3.3.1 变量定义
3.3.2 变量属性
3.4 数据传送类指令
3.4.1 通用数据传送指令
3.4.2 堆栈操作指令
3.4.3 其他传送指令
3.5 算术运算类指令
3.5.1 状态标志
3.5.2 加法指令
3.5.3 减法指令
3.5.4 乘除法等指令
3.6 位操作类指令
3.6.1 逻辑运算指令
3.6.2 移位指令
3.7 串操作类指令
3.7.1 串传送指令
3.7.2 串检测指令
3.8 IA-32指令系统
第3章总结
第3章习题
第4章 汇编语言程序设计
4.1 分支程序结构
4.1.1 无条件转移指令
4.1.2 条件转移指令
4.1.3 单分支程序结构
4.1.4 双分支程序结构
4.2 循环程序结构
4.2.1 循环指令
4.2.2 计数控制循环
4.2.3 条件控制循环
4.3 子程序结构
4.3.1 子程序指令
4.3.2 子程序设计
4.3.3 参数传递
4.3.4 程序模块
4.4 Windows应用程序编程
4.4.1 操作系统函数调用
4.4.2 控制台应用程序
4.4.3 图形窗口应用程序
4.5 与C++语言混合编程
4.5.1 嵌入汇编
4.5.2 模块连接
第4章总结
第4章习题
第5章 微机总线
5.1 总线技术
5.1.1 总线类型
5.1.2 总线的数据传输
5.1.3 总线信号和总线时序
5.2 8086的引脚信号
5.2.1 地址/数据信号
5.2.2 读写控制信号
5.2.3 其他控制信号
5.3 8086的总线时序
5.3.1 写总线周期
5.3.2 读总线周期
5.4 Pentium处理器的引脚和时序
5.4.1 引脚定义
5.4.2 总线周期
5.5 微机系统总线
5.5.1 PC总线的发展
5.5.2 ISA总线
5.5.3 PCI总线
5.5.4 USB总线
第5章总结
第5章习题
第6章 存储系统
6.1 存储系统的层次结构
6.1.1 技术指标
6.1.2 层次结构
6.1.3 局部性原理
6.2 主存储器
6.2.1 读写存储器
6.2.2 只读存储器
6.2.3 存储器地址译码
6.2.4 主存空间分配
6.3 高速缓冲存储器
6.3.1 工作原理
6.3.2 地址映射
6.3.3 替换算法
6.3.4 写入策略
6.3.5 80486的L1 Cache
6.3.6 Pentium的L1 Cache
6.4 存储管理
6.4.1 段式存储管理
6.4.2 页式存储管理
第6章总结
第6章习题
第7章 输入输出接口
7.1 I/O接口概述
7.1.1 I/O接口的典型结构
7.1.2 I/O端口的编址
7.1.3 输入输出指令
7.1.4 16位DOS应用程序
7.2 无条件传送和查询传送
7.2.1 无条件传送
7.2.2 查询传送
7.3 中断控制系统
7.3.1 中断传送
7.3.2 IA-32中断系统
7.3.3 内部中断服务程序
7.3.4 中断控制器
7.3.5 外部中断服务程序
7.3.6 驻留中断服务程序
7.4 DMA传送
7.4.1 DMA传送过程
7.4.2 DMA控制器
第7章总结
第7章习题
第8章 常用接口技术
8.1 定时控制接口
8.1.1 8253/8254定时器
8.1.2 定时器的应用
8.2 并行接口
8.2.1 并行接口电路82
8.2.2 并行接口的应用
8.2.3 键盘及其接口
8.2.4 数码管及其接口
8.3 异步串行通信接口
8.3.1 异步串行通信格式
8.3.2 异步串行接口标准
8.3.3 异步串行通信程序
8.4 模拟接口
8.4.1 模拟输入输出系统
8.4.2 D/A转换器
8.4.3 A/D转换器
第8章总结
第8章习题
第9章 处理器性能提高技术
9.1 精简指令集计算机技术
9.1.1 复杂指令集和精简指令集
9.1.2 RISC技术的主要特点
9.2 指令流水线技术
9.2.1 指令流水线思想
9.2.2 80486的指令流水线
9.3 浮点数据处理单元
9.4 并行处理技术
9.4.1 并行性概念
9.4.2 数据级并行
9.4.3 指令级并行
9.4.4 线程级并行
第9章总结
第9章习题
附录 输入输出子程序库
参考文献

本目录推荐