项目1举重裁判表决电路的分析与设计
1.1数制与码制
1.1.1数制
1.1.2码制
1.2逻辑函数
1.2.1逻辑关系
1.2.2逻辑代数
1.2.3逻辑函数的化简
1.2.4逻辑函数的表示方法
1.3能力训练任务
1.3.1逻辑门电路的仿真测试
1.3.2与非门(74LS00)实现多种逻辑功能的仿真测试
1.3.3举重裁判表决电路的仿真测试
项目小结
练习题
项目28路抢答器电路的分析与设计
2.1编码器
2.1.1二进制编码器
2.1.2二—十进制编码器
2.1.3优先编码器
2.2译码器
2.2.1二进制译码器
2.2.2二—十进制译码器
2.2.3数码显示译码器
2.3数据选择器与分配器
2.3.1数据选择器
2.3.2数据分配器
2.4触发器(Ⅰ)
2.4.1基本RS触发器
2.4.2同步触发器
2.4.3八D触发锁存器
2.5能力训练任务
2.5.1编码器的仿真测试
2.5.2译码器的仿真测试
2.5.3综合应用编码器和译码器的仿真测试
2.5.4触发器的逻辑功能仿真测试
2.5.58路抢答器电路的仿真测试
项目小结
练习题
项目3可控多进制计数器电路的分析与设计
3.1触发器(Ⅱ)
3.1.1边沿D触发器
3.1.2边沿JK触发器
3.1.3边沿T触发器和T′触发器
3.2时序逻辑电路的分析方法
3.2.1同步时序逻辑电路的分析
3.2.2异步时序逻辑电路的分析
3.3同步计数器
3.3.1同步二进制计数器
3.3.2同步十进制计数器
3.3.3级联法设计大容量同步N进制计数器
3.3.4同步逻辑电路的设计
3.4异步计数器
3.4.1异步二进制计数器
3.4.2异步十进制计数器
3.4.3级联法设计大容量异步N进制计数器
3.5寄存器与移位寄存器
3.5.1寄存器
3.5.2移位寄存器
3.6能力训练任务
3.6.1边沿触发器的仿真测试
3.6.2同步计数器的仿真测试
3.6.3异步计数器的仿真测试
3.6.4移位寄存器的仿真测试
3.6.5可控多进制计数器电路的仿真测试
项目小结
练习题
项目4报警电路的分析与设计
4.1555定时器
4.1.1555定时器的电路结构
4.1.2555定时器构成施密特触发器
4.1.3555定时器构成单稳态触发器
4.1.4555定时器构成多谐振荡器
4.2555定时报警电路的设计
4.2.1单频蜂鸣器报警电路的设计
4.2.2双频蜂鸣器报警电路的设计
4.2.3声光报警电路的设计
4.3能力训练任务
4.3.1多谐振荡器的仿真测试
4.3.2单频蜂鸣器报警电路的仿真测试
4.3.3双频蜂鸣器报警电路的仿真测试
4.3.4声光报警电路的仿真测试
项目小结
练习题
项目5数字钟电路的分析与设计
5.1秒发生器电路
5.1.1晶振构成的秒发生器电路
5.1.2555定时器构成的秒发生器电路
5.2时、分、秒计数电路
5.2.1构建一百进制计数器
5.2.2构建六十进制计数器
5.2.3构建二十四进制计数器
5.2.4校时电路和秒闪电路
5.3能力训练任务
5.3.1一百进制计数器的仿真测试
5.3.2六十进制计数器的仿真测试
5.3.3二十四进制计数器的仿真测试
5.3.4数字钟电路的仿真测试
项目小结
练习题
参考文献
附录
附录AMultisim 10仿真软件简介
附录B常用数字集成电路的引脚图