定 价:¥59.00
作 者: | 吴厚航 |
出版社: | 清华大学出版社 |
丛编项: | |
标 签: | 电子 通信 工业技术 一般性问题 |
ISBN: | 9787302474272 | 出版时间: | 2017-12-01 | 包装: | 平装-胶订 |
开本: | 16开 | 页数: | 字数: |
Contents
第1章FPGA开发入门
1.1FPGA基础入门
1.2FPGA的优势在哪里
1.3FPGA应用领域
1.4FPGA开发流程
第2章实验平台“勇敢的芯”板级电路详解
2.1板级电路整体架构
2.2电源电路
2.3复位与时钟电路
2.3.1关于FPGA器件的时钟
2.3.2关于FPGA器件的复位
2.3.3实验平台电路解析
2.4FPGA下载配置电路
2.5SRAM接口电路
2.6ADC/DAC芯片电路
2.7UART接口电路
2.8RTC接口电路
2.9导航按键电路
2.10VGA显示接口电路
2.11蜂鸣器、数码管、流水灯、拨码开关电路
2.12超声波接口、外扩LCD接口电路
第3章逻辑设计基础
3.10和1——精彩世界由此开始
3.2表面现象揭秘——逻辑关系
3.3内里本质探索——器件结构
第4章软件安装与配置
4.1ISE 14.6软件安装
4.1.1安装文件复制与解压缩
4.1.2虚拟光驱或解压缩安装
4.1.3ISE 14.6安装
4.2Modelsim SE 10.1安装
4.2.1安装文件复制与解压缩
4.2.2Modelsim SE安装
4.3文本编辑器Notepad 安装
4.4ISE中使用Notepad 的关联设置
4.5ISE与Modelsim联合仿真库编译
4.5.1操作系统确认
4.5.2Xilinx库编译
4.6ISE与Modelsim联合仿真关联设置
4.6.1modelsim.ini内容复制与粘贴
4.6.2ISE设置
4.7Platform Cable USB驱动安装
4.8串口芯片驱动安装
4.8.1驱动安装
4.8.2设备识别
勇敢的芯伴你玩转Xilinx FPGA
第5章基于仿真的*个工程实例
5.1新建工程
5.2Verilog源码文件创建与编辑
5.2.1Verilog源码文件创建
5.2.2Verilog源码文件编辑
5.3Verilog语法检查
5.4Modelsim仿真验证
5.4.1ISE基本设置
5.4.2测试脚本创建与编辑
5.4.3调用Modelsim仿真
第6章基于板级调试的第二个工程实例
6.1PWM蜂鸣器驱动之功能概述
6.1.1功能概述
6.1.2设计源码
6.2PWM蜂鸣器驱动之引脚分配
6.2.1工程移植
6.2.2PlanAhead引脚分配
6.2.3脚本直接引脚分配
6.3PWM蜂鸣器驱动之综合、实现与配置文件产生
6.4PWM蜂鸣器驱动之FPGA在线下载配置
6.4.1开启iMPACT
6.4.2初始化下载线缆
6.4.3下载配置
6.5PWM蜂鸣器驱动之FPGA配置芯片固化
6.5.1PROM烧录文件生成
6.5.2固化PROM
6.6PWM蜂鸣器驱动之复位与FPGA重配置功能
6.6.1复位功能
6.6.2在线重配置功能
6.6.3配置状态指示灯
第7章基础入门实例
7.1蜂鸣器开关实例
7.1.1功能简介
7.1.2代码解析
7.1.3打开工程
7.1.4下载配置操作
7.2流水灯实例
7.2.1功能简介
7.2.2代码解析
7.2.3下载配置
7.338译码器实验
7.3.1功能简介
7.3.2代码解析
7.3.3板级调试
7.4按键消抖与LED开关实例
7.4.1按键消抖原理
7.4.2功能简介
7.4.3代码解析
7.4.4板级调试
7.5经典模式流水灯实验
7.5.1功能简介
7.5.2代码解析
7.5.3板级调试
7.6基于PLL分频计数的LED闪烁实例
7.6.1PLL概述
7.6.2功能简介
7.6.3新建IP核文件
7.6.4PLL配置
7.6.5模块化设计概述
7.6.6模块化设计实践
7.6.7代码解析
7.6.8板级调试
7.7数码管驱动实例
7.7.1数码管驱动原理
7.7.2功能概述
7.7.3代码解析
7.7.4板级调试
7.8SRAM读写测试
7.8.1SRAM读写时序解读
7.8.2功能简介
7.8.3代码解析
7.8.4Xilinx库设置
7.8.5功能仿真
7.8.6FPGA在线配置
7.8.7触发采样波形
7.9UART loopback测试
7.9.1功能概述
7.9.2代码解析
7.9.3板级调试
7.10VGA驱动ColorBar显示
7.10.1VGA概述
7.10.2功能简介
7.10.3代码解析
7.10.4板级调试
7.11LCD基本驱动实例
7.11.1LCD驱动时序
7.11.2功能简介
7.11.3代码解析
7.11.4装配
7.11.5板级调试
7.12LCD字符显示驱动
7.12.1字符取模
7.12.2ROM初始化文档创建
7.12.3新建源文件
7.12.4IP选择
7.12.5ROM配置
7.12.6功能简介
7.12.7代码解析
7.12.8板级调试
第8章FPGA片内资源应用实例
8.1基于ChipScope的超声波测距调试
8.1.1超声波测距原理
8.1.2功能简介
8.1.3代码解析
8.1.4硬件装配
8.1.5ChipScope源文件创建
8.1.6ChipScope配置
8.1.7ChipScope调试
8.2FPGA片内ROM实例
8.2.1功能概述
8.2.2代码解析
8.2.3ROM初始化文档创建
8.2.4新建源文件
8.2.5IP选择
8.2.6ROM配置
8.2.7Xilinx库设置
8.2.8功能仿真
8.2.9FPGA在线调试
8.2.10触发采样波形
8.3FPGA片内RAM实例
8.3.1功能概述
8.3.2代码解析
8.3.3新建源文件
8.3.4IP选择
8.3.5RAM配置
8.3.6功能仿真
8.3.7FPGA在线调试
8.4FPGA片内FIFO实例
8.4.1功能概述
8.4.2代码解析
8.4.3新建源文件
8.4.4IP选择
8.4.5FIFO配置
8.4.6功能仿真
8.4.7FPGA在线调试
8.5FPGA片内异步FIFO实例
8.5.1功能概述
8.5.2代码解析
8.5.3新建源文件
8.5.4IP选择
8.5.5FIFO配置
8.5.6功能仿真
8.5.7FPGA在线调试
8.6FPGA片内ROM FIFO RAM联合实例之功能
8.6.1功能概述
8.6.2代码解析
8.6.3功能仿真
8.6.4FPGA在线调试
第9章综合进阶实例
9.1基于数码管显示的超声波测距回响脉宽计数
9.1.1功能简介
9.1.2代码解析
9.1.3板级调试
9.2基于均值滤波处理的超声波测距回响脉宽计数
9.2.1功能简介
9.2.2滤波算法与实现
9.2.3代码解析
9.2.4板级调试
9.3基于进制换算的超声波测距结果显示
9.3.1功能简介
9.3.2距离计算公式实现
9.3.3进制换算实现
9.3.4代码解析
9.3.5乘法器IP核创建、配置与例化
9.3.6除法器IP核创建、配置与例化
9.3.7板级调试
9.4倒车雷达实例
9.4.1倒车雷达应用背景
9.4.2功能简介
9.4.3代码解析
9.4.4板级调试
9.5基于SRAM批量读写的UART bulk测试
9.5.1功能概述
9.5.2代码解析
9.5.3板级调试
9.6基于数码管显示的RTC读取
9.6.1RTC芯片解析
9.6.2功能简介
9.6.3代码解析
9.6.4板级调试
9.7基于UART发送的RTC读取
9.7.1功能简介
9.7.2代码解析
9.7.3板级调试
9.8基于UART收发的RTC读写
9.8.1功能简介
9.8.2代码解析
9.8.3板级调试
9.9基于UART控制的VGA多模式显示
9.9.1功能简介
9.9.2代码解析
9.9.3板级调试
9.10基于LED显示的D/A输出驱动实例
9.10.1D/A芯片概述
9.10.2功能简介
9.10.3代码解析
9.10.4板级调试
9.11基于按键调整和数码管显示的D/A输出实例
9.11.1功能简介
9.11.2代码解析
9.11.3板级调试
9.12波形发生器
9.12.1功能简介
9.12.2代码解析
9.12.3IP核CORDIC配置与例化
9.12.4Xilinx库设置
9.12.5功能仿真
9.12.6板级调试
9.13基于数码管显示的A/D采集实例
9.13.1A/D芯片接口概述
9.13.2功能简介
9.13.3代码解析
9.13.4板级调试
9.14A/D和D/A联合测试
9.14.1功能简介
9.14.2代码解析
9.14.3板级调试
9.15RTC时间的LCD显示和UART设置
9.15.1功能简介
9.15.2代码解析
9.15.3板级调试