高亚军,电路与系统专业硕士,FPGA技术分享者,设计优化、时序收敛专家,Vivado工具使用专家,Xilinx资深战略应用工程师。多年来使用Xilinx FPGA实现数字信号处理算法,对Xilinx FPGA器件架构、开发工具Vivado/Vitis HLS/System Generator有着深厚的理论基础和实战经验。主要著作:2011年出版图书《基于FPGA的数字信号处理》2012年发布网络视频课程:Vivado入门与提高2015年出版图书《基于FPGA的数字信号处理(第2版)》2016年出版图书《Vivado从此开始》2016年发布网络视频课程:跟Xilinx SAE学HLS2020年出版图书《Vivado从此开始(进阶篇)》自2018年创建FPGA技术分享公众号:TeacherGaoFPGAHub后,每周更新两篇原创文章,累计发表原创文章280余篇,获得大量粉丝的认可和赞誉。