注册 | 登录读书好,好读书,读好书!
读书网-DuShu.com
当前位置: 首页出版图书教育/教材/教辅教材高职高专教材数字逻辑(第4版)

数字逻辑(第4版)

数字逻辑(第4版)

定 价:¥79.00

作 者: 詹瑾瑜
出版社: 机械工业出版社
丛编项:
标 签: 暂缺

购买这本书可以去


ISBN: 9787111705796 出版时间: 2022-06-01 包装:
开本: 16开 页数: 278 字数:  

内容简介

  本书根据《计算机学科教学计划》编写。全书共9章,内容包括数字逻辑基础、逻辑代数基础、集成门电路、组合逻辑电路、触发器、同步时序逻辑电路、异步时序逻辑电路、硬件描述语言Verilog HDL,以及脉冲波形的产生与整形。 \n \n本书不仅介绍了数字逻辑的分析和设计方法,还介绍了一些典型的数字电路的设计和应用方法,以及可编程逻辑电路的设计和实现方法。每章均配有习题,以帮助读者深入地进行学习。 \n \n本书既可作为高等院校计算机、软件工程、电子信息、自动控制及通信等专业的教材,也可作为数字电路和数字系统研发人员的技术参考书。

作者简介

  不仅介绍了数字逻辑的分析和设计方法,还介绍了一些典型的数字电路的设计和应用方法,以及可编程逻辑电路的设计和实现方法。 \n将数字逻辑的数学建模思想、数字电路的分析与设计以及硬件描述语言Verilog HDL的语法有机结合在一起。 \n配有电子课件和部分习题答案。

图书目录

前言 \n
\n
\n
\n
\n
第1章数字逻辑基础 \n
\n
11概述 \n
\n
111数字逻辑研究的对象及方法 \n
\n
112数字电路的发展 \n
\n
113数字电路的分类 \n
\n
12数制及其转换 \n
\n
121进位计数制 \n
\n
122数制转换 \n
\n
13带符号数的代码表示 \n
\n
131原码及其运算 \n
\n
132反码及其运算 \n
\n
133补码及其运算 \n
\n
134符号位扩展 \n
\n
14数的定点与浮点表示 \n
\n
15数码和字符的编码 \n
\n
151BCD编码 \n
\n
152可靠性编码 \n
\n
153字符编码 \n
\n
16本章小结 \n
\n
17习题 \n
\n
第2章逻辑代数基础 \n
\n
21逻辑代数的基本概念 \n
\n
211逻辑代数的定义 \n
\n
212逻辑代数的基本运算 \n
\n
213逻辑代数的复合运算 \n
\n
214逻辑函数的表示法及逻辑函数间的相等 \n
\n
22逻辑代数的基本定律、规则和常用公式 \n
\n
221基本定律 \n
\n
222重要规则 \n
\n
23逻辑函数表达式的形式与转换 \n
\n
231逻辑函数表达式的基本形式 \n
\n
232逻辑函数表达式的标准形式 \n
\n
233逻辑函数表达式的转换 \n
\n
24逻辑函数的化简 \n
\n
241代数化简法 \n
\n
242卡诺图化简法 \n
\n
243包含无关项的逻辑函数的化简 \n
\n
244多输出逻辑函数的化简 \n
\n
25本章小结 \n
\n
26习题 \n
\n
第3章集成门电路 \n
\n
31正逻辑和负逻辑 \n
\n
32分立元件门电路 \n
\n
321与门 \n
\n
322或门 \n
\n
323非门 \n
\n
33TTL逻辑门电路 \n
\n
331TTL与非门 \n
\n
332TTL逻辑门的外特性 \n
\n
333集电极开路输出门(OC门) \n
\n
334三态输出门(TS门) \n
\n
34CMOS 集成逻辑门电路 \n
\n
341CMOS反相器(非门) \n
\n
342CMOS与非门 \n
\n
343CMOS或非门 \n
\n
344CMOS 三态非门 \n
\n
345CMOS漏极开路输出门(OD门) \n
\n
346CMOS传输门 \n
\n
35TTL和CMOS之间的接口电路 \n
\n
351用TTL门驱动CMOS门 \n
\n
352用CMOS门驱动TTL门 \n
\n
36本章小结 \n
\n
37习题 \n
\n
\n
\n
第4章组合逻辑电路 \n
\n
41组合逻辑电路的基本概念 \n
\n
42组合逻辑电路的分析 \n
\n
421组合电路分析方法 \n
\n
422组合电路分析示例 \n
\n
43组合逻辑电路的设计 \n
\n
431组合电路设计方法 \n
\n
432组合电路的设计示例 \n
\n
433组合逻辑电路设计的优化问题 \n
\n
44经典逻辑运算电路 \n
\n
441半加器 \n
\n
442全加器 \n
\n
443全减器 \n
\n
45代码转换电路 \n
\n
451代码转换电路的设计 \n
\n
452代码转换电路的应用 \n
\n
46数值比较电路 \n
\n
4611位数值比较器 \n
\n
4624位数值比较器 \n
\n
463集成比较器的应用 \n
\n
47编码器和译码器 \n
\n
471编码器的设计 \n
\n
472编码器的应用 \n
\n
473译码器的设计 \n
\n
474译码器的应用 \n
\n
48数据选择器和数据分配器 \n
\n
481数据选择器的设计 \n
\n
482数据选择器的应用 \n
\n
483数据分配器的设计 \n
\n
484数据分配器的应用 \n
\n
49竞争和冒险 \n
\n
491竞争和冒险现象 \n
\n
492险象的判定 \n
\n
493险象的消除和减弱 \n
\n
\n
\n
410组合逻辑电路的应用实例 \n
\n
4101用全加器将2位8421BCD码变换成二进制代码 \n
\n
4102数据传输系统 \n
\n
411本章小结 \n
\n
412习题 \n
\n
第5章触发器 \n
\n
51触发器的基本概念 \n
\n
511触发器的电路结构和特点 \n
\n
512触发器的逻辑功能和分类 \n
\n
52RS触发器 \n
\n
521用与非门构成的基本RS触发器 \n
\n
522用或非门构成的基本RS触发器 \n
\n
523钟控RS触发器 \n
\n
524主从RS触发器 \n
\n
53D触发器 \n
\n
531钟控(电平型)D触发器 \n
\n
532边沿(维持-阻塞)D触发器 \n
\n
54JK触发器 \n
\n
541钟控JK触发器 \n
\n
542主从JK触发器 \n
\n
543边沿JK触发器 \n
\n
55集成触发器 \n
\n
551集成D触发器 \n
\n
552集成JK触发器 \n
\n
553集成T触发器 \n
\n
554集成T′触发器(翻转触发器) \n
\n
56触发器的时间参数 \n
\n
561触发器的静态参数 \n
\n
562触发器的动态参数 \n
\n
57不同类型触发器的转换 \n
\n
571JK触发器转换为D、T、T′和RS触发器 \n
\n
572D触发器转换为JK、T、T′和RS触发器 \n
\n
58触发器的应用实例 \n
\n
581消颤开关 \n
\n
582分频和双相时钟的产生 \n
\n
583异步脉冲同步化 \n
\n
59本章小结 \n
\n
510习题 \n
\n
第6章同步时序逻辑电路 \n
\n
61时序逻辑电路的基本概念 \n
\n
611时序逻辑电路结构 \n
\n
612时序逻辑电路分类 \n
\n
62同步时序逻辑电路的分析 \n
\n
621时序逻辑电路表示方法 \n
\n
622分析方法和步骤 \n
\n
623分析举例 \n
\n
63同步时序逻辑电路的设计 \n
\n
631设计方法和步骤 \n
\n
632状态图和状态表 \n
\n
633状态化简方法 \n
\n
\n
\n
\n
634状态分配及编码 \n
\n
64典型同步时序逻辑电路设计 \n
\n
641 串行序列检测器 \n
\n
642代码检测器 \n
\n
643计数器 \n
\n
644寄存器 \n
\n
645移位寄存器型计数器 \n
\n
65典型同步时序逻辑电路集成芯片的应用 \n
\n
651集成计数器及其应用 \n
\n
652集成寄存器及其应用 \n
\n
66同步时序逻辑电路的应用实例 \n
\n
661计数器用作分频器 \n
\n
662计数型序列信号发生器 \n
\n
67本章小结 \n
\n
68习题 \n
\n
第7章异步时序逻辑电路

本目录推荐